三星电子公布垂直堆叠zHBM,称定制cHBM能效达标准品2.8倍

IT之家 2 月 12 日消息,在昨日开幕的 SEMICON Korea 2026 半导体展会上,三星电子的代表介绍了 zHBM、cHBM、LPDDR6-PIM 等最新 AI 内存产品项目。

目前的 HBM 与 XPU 逻辑芯片的集成采用的是 2.xD 封装:两者在平面上间隔排布,从底部走线。而在 zHBM 中内存堆栈直接放置在 XPU 之上,可实现数以万计的 I/O 通道,大幅提升带宽;同时布局的改动也意味着延迟仅有原来的 1/4,功耗表现也更为出色。总而言之,zHBM 能更好适应推理工作负载的需求

三星电子的 cHBM 是在 HBM 堆栈的 Logic Die 内部放置计算单元,这一设计可减少 HBM 与 XPU 间不必要的数据流动,最大化计算效率。根据三星的测算,cHBM 按 Token 吞吐量计算的能效是标准品的 2.8 倍。

而在 PIM 内存内处理方面,三星电子的代表表示,基于最新 LPDRAM 规范的 LPDDR6-PIM 目前正在 JEDEC 标准化的过程中,而 LPDDR5X-PIM 则预计在 2026H2 向主要客户出样。

展开阅读全文

更新时间:2026-02-23

标签:科技   三星   堆栈   内存   代表   最新   数以万计   功耗   负载   间隔   半导体

1 2 3 4 5

上滑加载更多 ↓
推荐阅读:
友情链接:
更多:

本站资料均由网友自行发布提供,仅用于学习交流。如有版权问题,请与我联系,QQ:4156828  

© CopyRight All Rights Reserved.
Powered By 71396.com 闽ICP备11008920号
闽公网安备35020302034903号

Top